查看完整版本: 用hjeda数字设计系统设计的频率计

liyf 发表于 2014-10-5 14:07:09

用hjeda数字设计系统设计的频率计

用hjeda数字设计系统设计的频率计

实验九频率计
一、实验目的
1.学习系统设计方法;
2.设计一个6位的频率计。
二、实验说明

    频率计是常用的测量仪器,它通过对单位时间内的信号脉冲进行计数,从而测量出信号的频率。本实验设计一个6位频率计,可以测量从lHz到999999Hz的信号频率。
    频率计工作时,先要产生一个计数允许信号,即闸门信号,闸门信号的宽度为单位时间,例如1s或100ms。在闸门信号有效的时间内对被测信号计数,即为信号频率。测量过程结束,需要锁存计数值或留出一段时间显示测量值。下一次测量前,应该对计数器清零。如图9-6所示。
图9-6频率计闸门时序(详细内容见http://www.hejoin.com)
    闸门信号由闸门电路产生。
    频率计可以分为三个部分:闸门电路、计数器和显示电路。本实验中,闸门电路时钟为2H2,产生的计数周期为16,清零周期为O.5‘,4s为一个周期测量一次信号频率。计数器由六个10进制计数器构成,受闸门电路控制。显示电路利用实验八设计的6位扫描数码显示器,它的扫描时钟可以使用lkHz或10kHz时钟。
    预习时可以根据以上说明,并查阅有关频率计的资料,画出频率计的框图c按照自顶向下的设计方法对频率计的功能进行分割,画出各层的功能模块固,注明输入信号、输出信号和模块内部连接关系,并根据实验板资源情况分配IO管脚。

三;实验要求
1.输入顶层电路图和下层设计文件;
2.利用仿真手段进行功能调试;
3.http://www.sogou.com/sogoupedia?query=%D1%A1%D4%F1]选择ispLSll016一PLCC44器件进行适配。本实验需要较多的器件资源,在布局或布线发生错误时,注意优化设计,减少逻辑资源的消耗。
4.下载JEDEC文件到实验板,测试实际的信号频率。

四、总结报告要求
1.画出功能分割图;
2.打印各层次的电路图和ABEL文件;
3.写出资源分配和统计报告;
4.写出测试结果。

李小路 发表于 2021-7-11 20:14:47

谢谢分享!:D
页: [1]
查看完整版本: 用hjeda数字设计系统设计的频率计