查看完整版本: 一种自适应迟滞性比较器的设计

admin 发表于 2014-10-11 14:20:13

一种自适应迟滞性比较器的设计

  迟滞电路(hysteresis circuit)又称施密特触发电路(schmitt trigger circuit)。因他能滤除干扰噪声而获得很广泛的运用。在一些应用场合中,特别在某些模/数转换电路中,迟滞比较器作为抗干扰的比较器应用较多。为了获得更好的转换效果,需要较好地选择迟滞比较器正端输入的基准电压。而信号的未知为确定基准电压带来麻烦。本文设计的一种加入滤波器的迟滞比较器解决了这个问题。1 迟滞比较器的设计
  迟滞性是比较器的一种特性,他使比较器的输入阈值随输入(出)电平而改变。比较器实现的方法很多。他们都有不同形式的正反馈。最常见的即是由放大器接成正反馈组成。这类迟滞比较器由于方便的设计和放大器的标准生产成为主流。设计选用了最常见的由放大器正反馈的设计,如图1所示。
  由米尔曼公式可得输入电压升高和降低时的基准电压如下式:
                                    <div align="center">
页: [1]
查看完整版本: 一种自适应迟滞性比较器的设计