shangdawei
发表于 2014-11-17 18:11:12
问题来了, 就是对于 500P 如何使 VCCO 为 3.3V 的情况下, 驱动高电平最小为3.5V的器件
看上下板子, 没有看到PIN上拉电路啊
shangdawei
发表于 2014-11-17 18:13:26
这个电路有上拉电阻把PIN, 输出高电平时, 只要不驱动 74LS07 处于三态, PIN 被上拉到 VCCEP
liyf
发表于 2014-11-17 18:19:43
shangdawei 发表于 2014-11-17 18:11
问题来了, 就是对于 500P 如何使 VCCO 为 3.3V 的情况下, 驱动高电平最小为3.5V的器件
看上下板子, 没有 ...
你为什么老师纠结在这个3.5v呢,你直接给个vcc=3.3v,你这个高电平还有0.7*3.3不就行了
shangdawei
发表于 2014-11-17 18:38:41
有些器件不支持 3.3V 工作电压啊
shangdawei
发表于 2014-11-17 18:46:41
http://www.diybcq.com/data/attachment/forum/201411/17/165428bysfe0zfc40ehvd4.png
比如这个器件, 要想编程和擦除必须最小 4.75V 的电压,
并且 RB6/RB7 至少需要 4.75V * 0.8 = 3.8 V 才能被识别为高低平
电压小于 4.75V 只能读取和验证
liyf
发表于 2014-11-17 19:25:37
shangdawei 发表于 2014-11-17 18:46
比如这个器件, 要想编程和擦除必须最小 4.75V 的电压,
并且 RB6/RB7 至少需要 4.75V * 0.8 = 3.8 V ...
有点看不懂你怎么想的了,你还是给出电路帮你分析吧,不然都不知道飞哪去了
shangdawei
发表于 2014-11-17 19:35:12
本帖最后由 shangdawei 于 2014-11-17 19:36 编辑
U48Pro全驱编程器架构(2014.3.23更新)
http://www.diybcq.com/thread-92938-1-1.html
(出处: DIY编程器网)
数据IO及保护部分, 这里通过二极管箝位到 VCP而不是FPGA的VCCIO(3.3V)是否有问题 ?
比如 VCP = 5V, 箝位电压= 5.7V左右, 加到 FPGA 端口, 是否损坏 FPGA 端口 ?
U48Pro 数据 IO 部分和下图类似吧, 少了与地连接到二极管.
U48Pro 的 FPGA 的 IO 电压应该为 3.3V 吧 ?
那么对于下面这个器件如何生成有效的高电平 ?
工作电压 VCP 必须大于 4.75V 才能够编程和验证
此时有效的高电平需要大于 4.75 V * 0.8 = 3.8 V
那么如何生成有效的高电平 ?
liyf
发表于 2014-11-17 19:56:25
shangdawei 发表于 2014-11-17 19:35
U48Pro全驱编程器架构(2014.3.23更新)
http://www.diybcq.com/thread-92938-1-1.html
(出处: DIY编程器 ...
你没看全帖子,曲解了,前面的两个io处理是不一样的
u48pro的那个是钳位用的,vcp电压就是供给目标芯片的电压,你觉得还有电平问题吗
shangdawei
发表于 2014-11-17 20:15:17
本帖最后由 shangdawei 于 2014-11-17 20:17 编辑
这里 VCP 是施加到待编程芯片的工作电压吗 ?
如果是的话并且 VCP = 5.0V 并且某个引脚的 VPP 开启并且 VPP = 24V
那么 Zx 点的电压为 5V + 0.7V = 5.7V 这个电压通过 560 欧姆的电阻到 Dx < FPGA 引脚>
这里会损坏FPGA 端口吗 ?
加入不是连接到 VCP 而是连接到 VCCO < 3.3V > 那么施加到 FPGA 端口的电压为 3.3 + 0.7 = 4.0V
在FPGA 端口可以接受的电压<4.1V>之下
不知道是否是这样子 ? 类似下面这个图片
shangdawei
发表于 2014-11-17 20:19:47
看这个图, 箝位到 VCC, 而不是 VCEP
页:
1
2
3
4
5
6
[7]
8
9
10
11
12