由图4可以看出,假定访问RAM的0x006地址,在LOAD(D11)信号到来后,当IOW的上升沿到来时(见图4中1所示),预置数(OA3 OA2 OA1 OA0=0110,即十进制数6)写入计数器。然后对双端口RAM进行读操作,PC读信号(IOR)下降沿到来(见图4中2所示),这时RAM的OEL端(数据输出控制)为低电平(数据输出有效),CEL端(RAM片选)为低电平(选中),RWL(RAM的读写控制)置高电平(读有效),PC机读取RAM中的数据;当IOR上升沿到来时(见图4中3所示),计数器输出地址加1(OA3 OA2 OA1 OA0=0111,即7),指向下一RAM地址。在预置数重新写入计数器后(见图4中4所示),对双端口RAM进行写操作。PC写信号(IOW)上升沿到来,OEL端置高电平,CEL端置低电平,RWL置低电平(见图4中5所示),PC机将数据写入双端口RAM中,计数器输出地址自动加1。同理,DSP访问双端口RAM也可实现。