The Challenge:
开发高级军事空中雷达处理器的系统级测试,受到使用传统测试访问连接器(TAC)的限制,TAC是从过去的设计版本中延续下来的,只包含较少的可用信号线路。这个限制意味着外部只有一个JTAG测试访问端口(TAP)。需要JTAG拓扑结构来计算系统在出现故障情况下部分关闭或是一些模块不合适的可能性。还需要附加的自动防故障安装置来防止不正确的JTAG 访问导致系统模块的意外地开启或关闭。
The Solution:
利用先进的JTAG/边界扫描软件工具以及例如National Semiconductor ScanBridges等商业TAP拓扑设备,创建系统级的测试访问网络。附加的NI硬件和应用执行软件将系统从单一的JTAG/边界扫描提升至功能测试系统。