DIY编程器网
标题:
基于FPGA和多DSP的多总线并行处理器设计
[打印本页]
作者:
admin
时间:
2014-10-12 16:45
标题:
基于FPGA和多DSP的多总线并行处理器设计
设计了一种用于目标识别与定位的基于FPGA和多DSP的多总线并行处理器,其特征在于将FPGA作为系统数据缓存、通信与控制中枢,以此为核心,通过数据与控制总线联接端口控制CPLD芯片,通过EMIF总线分别联接DSP (A)、DSP (B)和DSP (C)处理芯片;端口控制CPLD芯片的输入端联接多路并行ADC模数转换芯片,输出端口联接LCD输出显示模块;有源晶体振荡器与FPGA芯片联接,FPGA芯片将有源晶体振荡器分为4路时钟信号输出,分别输出到CPLD和3片DSP芯片;设计改进了传统采用单DSP搭建信号处理器模式,实际测试的系统内部数据传输速度达到100M,系统最大处理能力可以达到7200MIPS,具有功能强、性能指标高、结构紧凑的优点。
基于FPGA和多DSP的多总线并行处理器设计.pdf
欢迎光临 DIY编程器网 (http://diybcq.com/)
Powered by Discuz! X3.2