MAX II器件的构造采用了低成本设计方法,首先它选择了一种流行的低成本的封装。通过使用限制焊盘面积的,错列I/O焊盘方案,获得单个I/O成本最低的管脚方案,从而实现最小的裸片尺寸。其次,该器件在I/O引脚所包围的环内组装了最大数量的LE。这种基于LUT的架构在I/O约束的最小的空间内获得了最大可能的逻辑容量。
MAX II架构
突破性的新型MAX II CPLD架构包括基于LUT的LAB阵列、非易失性FLASH存储器块和JTAG控制电路(见图2)。多轨道连线设计采用了最有效的,直接将逻辑输入连接到输出的连线,从而获得了最高的性能、最低的功耗。更多关于MAX II架构的详细信息可参见MAX II器件系列数据手册。
VCCINT = 1.8 V 旁路调节器
MAX II器件还支持Altera的多电压I/O 接口特性,允许和其他器件保持1.5V、1.8V、2.5V或3.3V逻辑级的无缝连接(见图4)。EPM240和EPM570器件含两个I/O区,EPM1270和EPM2210含4个I/O区,每个I/O区可以采用独立的VCCIO供电。