把Xilinx布线后产生的结果转换成配置文件后置入FPGA中。下载成功后就可以测试实际电路了。如果需要脱机配置,则必须将配置文件写入外置存储器中。下载时需要将器件用JTAG线与PC机连接完成下载。
其实上面的10个步骤并不是一定要按部就班,这取决于设计者的熟练程度和设计水平。例如测试台的编写、前仿真、后仿真并不是必须的。但为了保证设计的正确性和节约查错所耗的时间,推荐设计者一步一步操作,这样能够及时发现错误及时更正。
ISE软件一个特点就是具有良好的开发界面,新建一个工程后,在“Processes for Source”对话框中即罗列出了ISE下FPGA设计流程中的各个环节,如图6.8所示,读者可将图中标注的内容与上面介绍的FPGA的设计流程中的各个步骤相对应,可以看出,界面上列出了设计流程的各个步骤,设计时只需要按照顺序依次实现就可以了,操作很简便。