DIY编程器网

标题: 4抽头直接FIR滤波器 [打印本页]

作者: liyf    时间: 2012-1-16 17:00
标题: 4抽头直接FIR滤波器

                      系数为{-1,3,75, 3.75,-1}的滤波器的VHDL设计如下:



  图1 直接形式的FIR滤波器




  图2 脉冲输入为1O时FIR滤波器的VHDL仿真结果
  有3种显而易见的措施可以改进这一设计:
  (1)用优化CSD码实现每个滤波器系数。
  (2)通过流水线来提高有效的乘法器速度。输出加法器应该安排在流水线平衡树中。如果系数被编码成“2的幂”形式,流水线乘法器和加法器树就可以合并。流水线技术具有较低的成本,这是因为通常不应用La寄存器的缘故。如果在树中相加项的数目不是“2的幂”形式,可能还会需要少量额外的流水线寄存器。

  欢迎转载,信息来源维库电子市场网(www.dzsc.com)
            




欢迎光临 DIY编程器网 (http://diybcq.com/) Powered by Discuz! X3.2