DIY编程器网
标题:
一款高效率的线性稳压器
[打印本页]
作者:
liyf
时间:
2012-1-21 23:37
标题:
一款高效率的线性稳压器
引言
为了满足稳定性及启动时大的浪涌电流要求,对稳压器的压降有严格的限制,而且还需配备体积较大、效率较低的输出电容,因此多年来,在较高电流(超过 1A)的低输出电压应用中使用线性稳压器一直都是个难题,现在可以利用 TI 的双输入轨 TPS74x01 来解决这些问题。
线性稳压器拓扑结构概述
在较高电流应用中使用线性稳压器的主要问题在于效率低下,其效率可通过 VOUT/VIN 计算得出。线性稳压器中的功率损耗 (PLOST) 主要来自其封装,该功率损耗可以通过如下公式计算得出:
TO-263 或 D2PAK 封装是可用于线性稳压器的最大表面贴装封装。如果不计气流的话,该封装的最大功耗大约为 2.75W(假设该封装与一块较大的铜板焊接在一起用于散热)。许多配备了 PMOS 旁路元件的高电流“低压降”线性稳压器的最小输入电压范围为 2.5V~2.7V,其不但可以为内部 LDO 驱动电路供电,而且还足以驱动 PMOS FET 来提供较高的输出电流。
由于额外气流和/或需要对稳压器所产生的热量进行外部散热,因此,在输出电压低于 1.8V 和输出电流大于 2.5A 时使用带有 PMOS 旁路元件的线性稳压器就会显得不便,并且成本也会增加。
与类似的额定电流 PMOS FET 相比,NMOS FET 本身具有较低的 rDS(on),因此 NMOS FET 旁路元件只需较低的 VIN-VOUT 压降即可提供相同强度的电流。然而,基于 NMOS 的稳压器的源极跟随器结构要求,FET 栅极电压至少为一个高于输出电压的阈值压降(通常为 1V)。稳压器需要一个内部充电泵来提供更高的栅极驱动电压,或一个由电路中现有的 5V 或 3.3V 偏置电源产生的二次低功耗输入轨,这就是开发双输入轨、基于 NMOS 旁路元件的 TPS74x01 系列线性稳压器的原因。
压降
如图 1 所示,TPS74x01 稳压器具有两个输入电压,其中一个用来提供低电流偏置电压以驱动控制 NMOS 旁路器件的内部电路,另一个用来进行二次功率输入。由于所有的内部电路均使用较高的 bIAS 输入电压运行,因此旁路元件可以通过一个低压输入电源实现稳压。实际上,输入功率 IN 只受输出电压和器件压降的限制。
图
1 TPS74201
和
TPS74401
线性稳压器的结构图
TPS74x01 有两种不同的压降规范,第一种被称为
VIN
压降
,其专门针对那些希望通过使用外部偏置电压来实现低压降的用户。该规范假设了 VbIAS 至少比 VOUT 高 1.62V。此类应用中,FPGA 收发器一般使用低纹波、1.2V、3A 的电源轨,该收发器内部 1.5V 和3.3V 的开关电源分别提供输入电压和偏置电压。在此结构中,55℃ 时功耗为 1.9W 的 3×3mm QFN 封装功耗仅为 (1.5V-1.2V)×3A=0.9W,从而达到了 1.2V/1.5V=80% 的效率。
第二种规范被称为
VbIAS
压降
,该规格的压降专门针对那些希望将 IN 和 bIAS 引脚绑定在一起的用户。这样就可将该器件用于无辅助偏置电压或不要求低压降的应用中。因为 VbIAS 要为旁路 FET 提供栅极驱动,所以 VbIAS 必须要比 VOUT 高 1.4V,同时压降受限于应用中所使用的 bIAS。例如 TPS74201 可通过一个效率为 66%(3.3V/5V)的 5V 电压轨提供一个 3.3V、1.0A的软启动电源(稍后将作讨论),并且功耗为:
(5V-3.3V)×1.0A=1.7W
稳定性和瞬态响应
由于输出电容与负载阻抗生成的其中一个控制环路极点的频率位置会随着输出电流的变化而变化,到目前为止,线性稳压器环路稳定性对模拟 IC 设计人员而言还是一个难题。在源跟随器结构中,具有 NMOS 旁路元件的稳压器更易于实现功率补偿,因为在共源结构中,其输出阻抗低于相近功率的PMOS稳压器。这就意味着 NMOS 稳压器的移动极点频率高于同类额定功率 PMOS,即远远高于内部误差放大器极点。确保稳定性的传统方法,一是在低频下逐步减少控制环路的响应,从而减少瞬态响应;二是利用具有若干等效串联电阻 (ESR) 的输出电容产生的零电位抵消移动极点。采用专利反馈控制拓扑技术的 TPS74x01 系列的 VbIAS 为 3.3V、VIN 为 1.8V 并且 VOUT 为 1.5V,无需输出电容即可实现快速瞬态响应(请参见图 2),同时在与具有 ESR 的较大电容共同工作时仍然能保持稳定。在负载瞬态之后没有输出电压振铃,这表明稳压器在没有输出电容的情况下非常稳定。
图
2
采用各种输出电容时的负载瞬态响应
由于 TPS74x01 系列产品在没有输出电容的情况下比较稳定,且瞬态响应比较快,该功率器件的本地旁路电容可以满足许多 FPGA 以及 DSP 的要求。因此,由于不再需要用于电源轨的大型电容器,从而降低了解决方案的总成本。
软启动和排序
许多传统的线性稳压器启动速度均较快,这是因为其反馈环路可以感应到低输出电压并开启旁路 FET。对于某些应用而言,快速启动是必要的,但是这样的快速启动会引起较大的浪涌电流(浪涌电流甚至达到了该器件的额定电流极限值),并对输出电容进行充电。该高电流可能会破坏输入电源总线,并且会导致一些系统级故障。为了实现可减少启动过程中的峰值浪涌电流并最小化输入电源总线监控的启动瞬态的线性、单调的软启动,TPS74201 和 TPS74401 误差放大器将对外部软启动电容的电压斜坡值进行跟踪,直到电容器电压超过内部参考电压。软启动斜坡时间取决于软启动充电电流 (ISS)、软启动电容 (CSS) 以及内部参考电压 (VREF),其计算公式如下:
需要注意的是,由于软启动是压控的,所以启动与输出负载无关。
TPS74301 版本采用 TRACK 引脚,而不是 SS 引脚。如图 3 所示,在一个连接至 TRACK 的外部电源,使用一个电阻分压器中心抽头,TPS74301 的输出电压将跟踪外部电源直至 TRACK 电压达到 0.8V。该特性可用于实施同步或比例排序。该特性还有助于最小化 ESD 结构中 Core 和许多处理器 I/O 电源引脚和/或管理集成上电复位电路之间的应力。通过将集成的 PG 信号连接至跟随电源的 EN 引脚,所有 TPS74x01 系列产品均可简化顺序排序的实施。
图
3
采用
TRACK
引脚的各种排序方法
结论
TPS74x01 系列产品均带有一个双输入轨并具有低压降的特点,该系列产品使线性稳压器比开关稳压器更胜一筹,其不但能够减小电路板的尺寸并降低成本,还可以高效地提供许多较低电压和更高输出电流的电源轨。该系列产品还拥有其他的一些特性,其中包括可控软启动、跟踪和集成 PG,可以处理过去一直困扰线性稳压器的启动问题。再加上可最少化输出电容总数量的快速瞬态响应等特性,该器件可帮助您拥有近乎理想的DC/DC 转换器。
欢迎光临 DIY编程器网 (http://diybcq.com/)
Powered by Discuz! X3.2