ISP(In SYSTEM PROGRAMMING)技术是LATTICE半导体公司首先提供出来的一种能在产品设计、制造过程中的每个环节,甚至在产品卖给最终用户以后,随时对其器件、电路板或整个电子系统的逻辑和功能进行组态或重组的最新技术。在系统开发过程中,图像采集的核心部分是视频信号经A/D转换的结果如何存储到存储器中,即如何根据视频信号产生存储器的地址信号。经过对所需逻辑门数量的估算,我们采用ISPLSI1032为地址发生器和其它一些逻辑电路。2.2 图像采集时序的产生这里,以256×128点阵为例,说明图像采集时序的产生。以A0~A7表示每行中点阵的地址,A8~A14表示行地址。其行有效信号和A0~A7地址的时序如图2所示,其场有效信号和A8~A14地址的时序如图3所示。这样共用256×128=32 768个存储单元存储1幅图像。如果需要采集图像,由由CPU给ISP发出START信号,令ISP断开CPU提供给图像RAM的地址线,改由ISP产生图像RAM的地址A0~A14。SIP产生完1幅图像的地址后,输出1个END信号,通知CPU采图完毕,并让出RAM的地址线和数据线给CPU,供其进行图像处理。系统中共有4片32K×8bit的RAM(62256),其中:RAM1为图像帧存;RAM2为图形标志位,用于图像的标注;RAM3为菜单界面的显存;RAM4为系统内存,用来存储处理的中间数据和处理结果。图4为图像采集部分原理图。在实际使用中,CPU对RAM1、RAM4与RAM2、RAM3的操作是分时进行的。在扫描期,CPU对RAM1和RAM4进行操作,进行图像的计算和结果处理;而在回扫期,则进行菜单和标注的刷新。ISP对RAM2和RAM3的操作是在扫描期,进行菜单和标注与图像的合成输出。