DIY编程器网

 找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

查看: 152|回复: 0
打印 上一主题 下一主题

闪变信号电路的设计与实现

[复制链接]
跳转到指定楼层
楼主
发表于 2012-1-21 23:42:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
O 引 言    随着我国国民经济的发展,电力网负荷急剧增加,特别是冲击性、非线性负荷所占比重不断加大,使电网电压产生波动和闪变,严重影响了电网的电能质量。因此,研究电压波动与闪变、积极采取措施保证电能质量己成为当前供电部门的一项重要而紧迫的任务。然而如何得到闪变信号成为重要问题,因此,标准闪变信号电路的研究是基于SOPC的电压波动和闪变检测与分析的重要内容。    本文提出一种全数字化技术的闪变信号电路,主要研究了该电路的原理、关键参数设计准则,并给出了试验结果。1 闪变信号电路的构成与原理 1.1 电路构成    闪变信号电路由电网电压取样和正弦波一方波转换电路、倍频电路或分频电路、时钟信号形成电路(包括锁相环和分频电路)、相位同步电路(即地址发生器清零信号形成电路)、闪变信号产生电路(包括EPROM,D/A转换电路和运算放大器)等五个部分组成,如图1所示。其基本思想是先将电网电压ui变换成一个电压方波信号,将电压方波信号分频后(如n=4)得到基准电压方波信号(频率即为12.5 Hz),输入到锁相环,锁相环输出信号经m分频电路(如m=1 024)后再送回锁相环,作为基准电压方波信号的比较信号。当锁相环处于锁定状态时,锁相环输出频率为基准电压方波信号m倍的时钟信号。该时钟信号送人地址发生器,然后依次读取出事先固化在EPROM中的数字化的标准闪变信号,再经过D/A转换和运算放大器,变换成闪变信号电压。

1.2 电路原理    闪变信号电路的主要电路如图2所示。

    电网电压取样与正弦波一方波转换电路由变压器取样、过零比较器组成,其输出的电压方波信号与电网电压同步。    相位同步电路即4040清零信号的形成电路,如图2(a)所示。将基准方波电压信号送入D触发器40175分频,输出6.25 Hz的方波(保证一周产生一次清零信号),再将其信号及其经过非门4096后的反相信号一起送入单稳态触发器4528,经或门4071后得到4040的清零信号,以实现4040的1 024分频计数,从而保证对EPROM中数据的正确读取。    时钟信号形成电路如图2(b)所示。将基准电压方波信号输入锁相环,由锁相环输出电路所需的时钟信号。在锁相环的锁定状态下,该时钟信号频率为基准电压方波信号频率的1 024倍。该时钟信号经分频器4040实现1 024分频,所得信号作为锁相环的比较信号。将此时钟信号送人地址发生器4040。闪变信号产生电路由地址发生器4040,EPROM27C256,DAC0832和OP07组成,如图2(c)所示。其核心是EPROM27C256和DAC0832。可事先由Matlab编程产生的一个周期的闪变信号,再由Matlab进行1 024分频离散采样,算好其幅值后按序排成数据表存入EPROM中。    锁相环输出的时钟信号输入到地址发生器4040,4040顺序扫描存入EPROM中的数据表,代表闪变信号幅值的8位二进制数被送到DAC0832,将数字量转换成模拟量输出。周而复始,产生一串阶梯闪变波形。由于DAC0832为电流型器件,因此必须与运算放大器连接,构成D/A转换器。2 关键电路参数设计    锁相环CD4046是整个电路关键器件之一,其锁定范围和外围电阻R4,R5及电容C2有很大关系。R3和C1构成了锁相环CD4046的外接低通滤波器。
                          
                       
                          
                                2.1 CD4046外接电阻R4,R5和外接电容C2的设计   
当无需R5的补偿,即R5为无穷大时,锁相环的输出频率范围从零到最高输出频率fomax,且:   

    此时fomin=O。在特定的使用状态下,若要限制锁相环的输出频率范围,可通过R5的补偿作用来实现。锁相环输出频率fo的估算式为:   

式中:V1的幅值正比于标准电压方波信号和锁相环比较信号之间的相位差;VGS和VTP分别为锁相环内部MOS管的栅一源极压降;VD为锁相环工作电压。因为本电路要求锁相环的输出频率经过1 024分频后为12.5 Hz,即锁相环必须锁定在12.8 kHz附近,故可取R4=10 kΩ,R5=∞,C2=5.6 nF。2.2 CD4046低通滤波器R3,Cl的设计    适当选择R3和C1,对改善环路捕捉性能及工作稳定性有很大作用。若取较大的时间常数R3和C1,则会使环路跟踪较快变化的输入频率时引起过度的延迟;若取较小的时间常数R3和C1,则会使环路跟踪快速变化的输入信号时。引起锁相环输出频率的反常变化。综合考虑,选择R3=100 kΩ,C1=2μF。3 实验结果    闪变信号电路设计实例:输入电压=220 V±1O%50 Hz,输出标准电压=0~15 V(峰值)50 Hz,锁相环芯片CD4046,地址发生器4040,EPROM27C256,数/模转换芯片DAC0832,分频器4040,单稳态触发器4528,C1=2μF,C2=5.6 nF,R4=10 kΩ,R5=∞,R3=100 kΩ,R10=10 kΩ,R9=R11=20 kΩ。设计并研制成功的闪变信号电路试验结果,如图3所示。

    由图3可见,这种闪变信号电路THD小、幅值可调、简单实用、价格低廉等优点。试验结果与理论分析一致。4 结 语    闪变作为评定电能质量的重要指标,能更直接、更迅速地反映出电网的供电质量。而闪变仪的准确度也是人们关心的问题。本文对闪变信号电路进行了理论与选型分析,实现了理论上的闪变信号,为之后电能质量检测装置的验证提供了良好的信号源。其实验结论如下:    (1)闪变信号电路由电网电压取样和正弦波一方波转换电路、倍频或分频电路、时钟信号产生电路、相位同步电路、正弦波产生电路等五个部分构成。    (2)该闪变信号电路具有THD小、幅值可调、简单实用、价格低廉等优点。    (3)试验结果与理论分析一致。
                          
                       
                          
                               
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 分享分享 支持支持 反对反对
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋|文字版|手机版|DIY编程器网 ( 桂ICP备14005565号-1 )

GMT+8, 2026-4-26 12:24 , 耗时 0.277823 秒, 19 个查询请求 , Gzip 开启.

各位嘉宾言论仅代表个人观点,非属DIY编程器网立场。

桂公网安备 45031202000115号

DIY编程器群(超员):41210778 DIY编程器

DIY编程器群1(满员):3044634 DIY编程器1

diy编程器群2:551025008 diy编程器群2

QQ:28000622;Email:libyoufer@sina.com

本站由桂林市临桂区技兴电子商务经营部独家赞助。旨在技术交流,请自觉遵守国家法律法规,一旦发现将做封号删号处理。

快速回复 返回顶部 返回列表