DIY编程器网

 找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

查看: 1304|回复: 0
打印 上一主题 下一主题

[待整理] 基于FPGA 的二维提升小波变换IP核设计

[复制链接]
跳转到指定楼层
楼主
发表于 2014-10-12 17:51:05 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
提出了一种高效并行的二维离散提升小波(DWT)变换结构,该结构只需要7 行数据缓存,即可实现行和列方向同时进行滤波变换。采用一种基于CSD 编码和优化的移位加操作实现常系数乘法器,整个小波变换插入多级流水线寄存器,加快了处理速度。用VHDL设计可自动验证的testbench,通过matlab+modelsim联合仿真能方便有效地对IP 核进行验证。此IP核具有3个可配置参数,分别为图像尺寸、位宽、小波变换的级数,可方便重用。该IP 核已经在XC2VP20 FPGA 上实现,并能稳定工作在60MHz 时钟频率下,其处理512×5128bit 图像的速度可达240 帧/s,完全能满足高速图像实时处理要求。

基于FPGA+的二维提升小波变换IP核设计.pdf
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 分享分享 支持支持 反对反对
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋|文字版|手机版|DIY编程器网 ( 桂ICP备14005565号-1 )

GMT+8, 2025-7-27 12:59 , 耗时 0.078167 秒, 18 个查询请求 , Gzip 开启.

各位嘉宾言论仅代表个人观点,非属DIY编程器网立场。

桂公网安备 45031202000115号

DIY编程器群(超员):41210778 DIY编程器

DIY编程器群1(满员):3044634 DIY编程器1

diy编程器群2:551025008 diy编程器群2

QQ:28000622;Email:libyoufer@sina.com

本站由桂林市临桂区技兴电子商务经营部独家赞助。旨在技术交流,请自觉遵守国家法律法规,一旦发现将做封号删号处理。

快速回复 返回顶部 返回列表