DIY编程器网

 找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

查看: 1340|回复: 0
打印 上一主题 下一主题

[待整理] 射频走线与地的那点事儿

[复制链接]
跳转到指定楼层
楼主
发表于 2015-4-27 06:57:55 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
举个例子来说吧。我们将对多层电路板进行射频线仿真,为了更好的做出对比,将仿真的PCB分为表层铺地前的和铺地后的两块板分别进行仿真对比;表层未铺地的PCB文件如下图1所示(两种线宽):
         
       

        图1a:线宽0.1016 mm的射频线(表层铺地前)

         

       

        图1b:线宽0.35 mm的射频线(表层铺地前)

        图1:表层未铺过地的PCB

         

        首先将线宽不同的两块板(表层铺地前)由ALLEGRO导入SIWAVE,在目标线上加入50Ω端口。针对不同线宽0.1016mm和0.35mm, 我们的仿真结果如图2所示,图中显示的曲线是S21,仿真频率范围为800MHz-1GHz。
         
       

        图2a:表层未铺地的S21 (线宽0.1016mm)

         

       

        图2b:表层未铺地的S21 (线宽0.35mm)

        图2:表层未铺地的S21

        由图中可以看到,在800MHz-1GHz的范围内,仿真的数据展示为小数点后一到两位的数量级,0.35mm的损耗要比0.1016mm的线小一个数量 级,这是因为0.35mm的线宽在该板的层叠条件下其特征阻抗接近50Ω。 因此间接验证了我们所做的阻抗计算(用线宽约束)是有一定作用的。
         
        接下来我们做了表层铺地后的同样的仿真(800MHz-1GHz),导入的PCB文件如下图。
         
       

        图3a:0.1016 mm的射频线(表层铺地)

         

       

        图3b:0.35 mm的射频线(表层铺地)

        图3:表层铺过地后的PCB

         

        仿真结果如下图:
       

        图4a:表层铺地后的S21 (0.1016mm)

         

       

        图4b:表层铺地后的S21 (0.35mm)

        图4:表层铺过地后的S21

        由图中看到,仿真的数据显示,该传输线的线损已经是1-2 dB的数量级了,当然0.35 mm的损耗要明显小于0.1016 mm的。另外一个明显的现象是相对于未铺地的仿真结果,随着频率由800MHz到1GHz的增加,损耗趋大。
         
        我们可以从仿真的结果中得到这样一个结果:
        1.射频走线最好按50欧姆走,可以减小线损;
         
        2.表层的铺地事实上是将一部分RF信号能量耦合到了地上,造成了一定的损耗。因此PCB表层的铺地应该有所讲究。尽量远离RF线。工程经验是大于1.5倍的线宽。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 分享分享 支持支持 反对反对
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋|文字版|手机版|DIY编程器网 ( 桂ICP备14005565号-1 )

GMT+8, 2024-12-27 02:41 , 耗时 0.887553 秒, 21 个查询请求 , Gzip 开启.

各位嘉宾言论仅代表个人观点,非属DIY编程器网立场。

桂公网安备 45031202000115号

DIY编程器群(超员):41210778 DIY编程器

DIY编程器群1(满员):3044634 DIY编程器1

diy编程器群2:551025008 diy编程器群2

QQ:28000622;Email:libyoufer@sina.com

本站由桂林市临桂区技兴电子商务经营部独家赞助。旨在技术交流,请自觉遵守国家法律法规,一旦发现将做封号删号处理。

快速回复 返回顶部 返回列表