DIY编程器网

 找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

查看: 138|回复: 0
打印 上一主题 下一主题

ADC时延和建立时间的区别

[复制链接]
跳转到指定楼层
楼主
发表于 2012-1-21 23:36:13 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式
对于大多数 ADC 用户来说,“时延”和“建立时间”这两个术语有时可以互换。但对于 ADC 设计人员而言,他们非常清楚这两个术语的区别,以及这些现象将会如何影响您的应用电路。ADC 用户已注意到这两个 ADC 特性会对他们的电路产生一些影响,这是一个不争的事实,但是,人们对于时延和建立时间普遍存在误解,因此当一个系统设计人员绞尽脑汁地想要找出信号完整性问题的时候,可能受挫。
无论转换器采用一个 SAR(逐次逼近寄存器)、流水线型还是

拓扑结构,ADC 时延均为从转换器采集模拟信号到数字输出字段准备检索所花费的总时间量。时延,或者延迟,包括转换时间及数字输出时间,但不包括采样时间。与一些产品说明书前几页所叙述的相反,时延不能为零。所有的 ADC 完成模数转换都需要一定时间。
所有ADC 完成模数转换均需要一定的时间
在最常见拓扑结构中,SAR ADC 具有最短的时延。在对输入信号进行采样之后,大多数 SAR 转换器在短短 1 个或 2 个时钟周期内便开始传输数字输出字段。对于流水线型转换器,数字输出信号的时延取决于流水线型架构的内部级数量。流水 线型转换器的时延为流水线型架构的全部内部级完成转换所需的时间。流水线型转换器的时延还取决于转换器的精度,通常为 6 或 7 个时钟周期。对  

转换器的时延进行测量相对较困难。

转换器对输入信号进行多次采样,同时将采样结果发送至内部数字滤波器级。

转换器的时延开始于第一个采样周期的开端,一直到数字输出数据检索结束。ADC达到自身的延迟要求并不能确保就符合精度要求。
ADC 建立时间是一个截然不同的概念。建立时间是指转换器的输出汇聚至一个步进输入最终值所需的时间。SAR 转换器的建立时间(以秒为计量单位)发生在采集周期内。请注意,该界定不包括外部输入滤波器或者系统其它部分的建立时间。流水线型转换器的建立时间与 SAR 转换器的建立时间相似。在采集周期内流水线型转换器对输入信号进行采样。为了获得精确的转换,在获得转换模拟信号之前,输入信号必须在模拟域中进行足够的调节,使之达到 ADC 精度水平。

转换器在这一点上不同于 SAR 和流水线型转换器。

ADC的内部数字滤波器建立时间能反映出数字滤波器的阶数。通常,您是以周期为单位对

ADC的建立时间进行测量,这里的周期为一个步进输入汇聚至其最终值所需转换的数量。
您可以从这一讨论中得出一个结论,即 SAR 和流水线型转换器的建立时间要优于

ADC 的建立时间。但是,要从系统角度来看,而不是单独的转换器时,这样才较为有效。在系统中,SAR 和流水线型转换器需要一个外部模拟转换器。在转换器获得信号之前,这种类型的滤波器需要一定时间进行调节。相比较而言,该滤波器是内置于

转换器的。
致谢
在此,我要特别感谢德州仪器 (TI) 应用工程师 Michael Ashton,感谢他就

转换器提出的真知酌见。
bonnie backer 现任 TI 高级应用工程师,并撰写了《A baker’s Dozen:针对数字设计人员的真正的模拟解决方案》一书。如欲联系作者,请发送邮件至 bonnie@ti.com。
                          
                       
                          
                               
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 分享分享 支持支持 反对反对
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋|文字版|手机版|DIY编程器网 ( 桂ICP备14005565号-1 )

GMT+8, 2026-4-28 17:32 , 耗时 0.092756 秒, 18 个查询请求 , Gzip 开启.

各位嘉宾言论仅代表个人观点,非属DIY编程器网立场。

桂公网安备 45031202000115号

DIY编程器群(超员):41210778 DIY编程器

DIY编程器群1(满员):3044634 DIY编程器1

diy编程器群2:551025008 diy编程器群2

QQ:28000622;Email:libyoufer@sina.com

本站由桂林市临桂区技兴电子商务经营部独家赞助。旨在技术交流,请自觉遵守国家法律法规,一旦发现将做封号删号处理。

快速回复 返回顶部 返回列表