- 利用基于FPGA 的仿真平台简化SoC IP 验证 (0篇回复)
- 一次性将FPGA配置文件和软件代码写到EPCS flash中的教本 (0篇回复)
- 调节多核处理器硬件适应软件设计方法 (0篇回复)
- FPGA架构的功耗 (0篇回复)
- 基于MAX+plusⅡ开发平台的EDA设计方法 (0篇回复)
- G.726语音编解码在SoPC系统中 (0篇回复)
- ADI推出创新的直接数字频率合成技术,可用于低功耗便携式电子产品 (0篇回复)
- 固定逻辑与可编程逻辑区别 (0篇回复)
- CPLD在时栅位移传感器中的应用 (0篇回复)
- IP核使用集锦 (0篇回复)
- 基于C语言的设计方式 (0篇回复)
- 对C语言编程者的Verilog开发指南实例 (0篇回复)
- Actel新推可重新编程FPGA,采用先进工艺 (0篇回复)
- TED公司显示器开发平台基于Xilinx Spartan-3E FPGA,可实现高效设计和验证 (0篇回复)
- 利用Virtex-5 FPGA降低系统功耗 (0篇回复)
- Altera实现了对关键工业以太网协议的FPGA IP支持 (0篇回复)
- NI LabVIEW FPGA被美国航天局用于测试韦伯空间望远镜 (0篇回复)
- 全同步数字频率计的VHDL设计与仿真 (0篇回复)
- FPGA中的IP集成方法对比 (0篇回复)
- 使用新SRAM工艺实现嵌入式ASIC和SoC的存储器设计 (0篇回复)
- DH中STM-1/TU-12解复用的设计及FPGA实现 (0篇回复)
- 基于ATE的FPGA测试方法 (0篇回复)
- 利用FPGA/CPLD可编程技术防止移动设备盗窃 (0篇回复)
- 四种常用FPGA/CPLD设计思想与技巧 (0篇回复)
- 清华DTV采用Stratix II FPGA开发DMB-TH国标IP内核 (0篇回复)
- Altera的Stratix FPGA系列获GiDEL最新开发系统采用 (0篇回复)
- 基于FPGA实现的SCI接口电路IP核的设计 (0篇回复)
- LATTICE携手PRAESUM,推出低成本SERIAL RapidIO解决方案 (0篇回复)
- 什么是CPLD (0篇回复)
- PCB上FPGA的同步开关噪声分析 (0篇回复)