- Verilog HDL的历史及设计流程 (0篇回复)
- 基于FPGA的PCB测试机硬件电路设计 (0篇回复)
- 用Synplify Premier加快FPGA设计时序收敛 (0篇回复)
- Verilog语言要素 (0篇回复)
- Verilog数据类型 (0篇回复)
- 基于FPGA的高速流水线FFT算法实现 (0篇回复)
- FPGA设计中关键问题的研究 (0篇回复)
- 用MAX+PLUSⅡ开发Altera CPLD (0篇回复)
- CPLD芯片选型(二) (0篇回复)
- HDL语言种类 (0篇回复)
- 基于SOPC技术的事故现场处理平台设计与实现 (0篇回复)
- PowerPC 440 处理器模块 (0篇回复)
- RocketIO GTX 收发器 (0篇回复)
- DSP48E Slice (0篇回复)
- CPLD芯片选型(三) (0篇回复)
- SystemVerilog语言简介 (0篇回复)
- CPLD芯片选型(四) (0篇回复)
- 基于Avalon总线的可配置LCD控制器IP核的设计 (0篇回复)
- Verilog表达式 (0篇回复)
- Verilog门电平模型化 (0篇回复)
- 用FPGA实现汽车视频和图形控制 (0篇回复)
- FPGA 的设计软件 (0篇回复)
- SOPC设计中的两种片上总线分析 (0篇回复)
- 用硬件描述语言设计复杂数字电路的优点 (0篇回复)
- 用VHDL设计实现的有线顶盒信源发生方案 (0篇回复)
- 基于FPGA的机器人视觉系统模块的设计 (0篇回复)
- 用低成本FPGA实现Femtocell基带架构 (0篇回复)
- DMC130A控制器在双液定量灌注机系统中的应用 (0篇回复)
- 高效FPGA乘法器在无线基站中的使用 (0篇回复)
- 基于SOPC的简易运动控制芯片方案 (0篇回复)